章節說明:序言
第一篇 數位邏輯基礎概念
第一章 組合邏輯的認識
第二章 CPLD 電路設計與軟體模擬 - 使用 MAX + PLUS II 軟體
第三章 CPLD 電路設計與硬體模擬 - 使用數位邏輯設計實用級認證實習板
第二篇 組合邏輯電路設計與實作
第四章 半加減法器電路設計與實作
第五章 具有致能控制的 2 to 4 解碼器電路設計與實作
第六章 具有優先權的 4 to 2 編碼器設計與實作
第七章 4 to 1 多工器電路設計與實作
第八章 1 to 4 解多工器電路設計與實作
第三篇 CPLD 循序邏輯電路設計與實作
第九章 八模下數漣波計數器電路設計
第十章 六模上數同步計數器電路實作作
第十一章 五模下數同步計數器電路設計
第十二章 四模環形計數器電路設計
第十三章 七模強生計數器電路設計
附錄 A 數位邏輯設計實用級暨專業級學科試題
附錄 B 數位邏輯設計實用級認證學科解答
附錄 C CPLD 燒錄介面 - LPT1 與 USB 驅動程式的設定
附錄 D 數位邏輯設計實用級術科測試參考資料-摘要
參考書目
附錄 E 數位邏輯設計實用級認證學科試題解析(附錄E為PDF格式電子書,請參閱隨書光碟)