邏輯分析儀(Logic Analyzer簡稱LA)是量測數位信號的利器,還可以與數位式示波器堆疊,讓數位信號與類比信號同步觸發,在同一個畫面裡同步分析。另外,邏輯分析儀具有示波器所沒有的分析能力,能夠讓我們快速地分析複雜的數位信號,以了解數位電路的動作。對於數位電路之硬體、韌體與軟體開發及檢修,助益頗大,可說是數位時代裡,不可或缺的工具。
本書劃分為5個部分(14個單元),適合每週3小時之一學期課程,簡介如下:
1.基本操作篇本單元的目的是讓第一次使用LAP-C邏輯分析儀的人,快速認識邏輯分析儀,包括操作與相關知識,並以簡單的範例,進行硬體量測,以及韌體動作分析。
2.數位零件特性掃瞄篇本單元的目的是讓學生從數位IC的量測開始,讓數位量測與激勵信號設計結合,除了可熟悉邏輯分析椅的操作外,還可以培養學生應用韌體,自行解決問題的能力。
3.匯流排信號量測與分析篇本單元的目的讓學生快速認識常用的數位匯流排信號,採用匯流排信號產生器,輔之以數位匯流排通信協定的相關知識,讓學生學得數位匯流排信號的原理與實務量測。
4.電路量測與分析篇本單元採實際數位電路量測,包括各式串列式EEPROM電路、Flash ROM電路、七節顯示器模組、88 LED陣列、1602 LCD模組等,每項都提供筆者自行開發的操作函數,讓數位電路的軟、韌、硬緊緊結合,而數位電路從開發、製作到量測,一體成型!數位電路的教學,就是要讓學生具有這些能力,才足以進入職場!
5.附錄篇在附錄A裡,詳細說明Smart+軟體的安裝,分析模組的下載、安裝與註冊等。而此部分將只放在隨書光碟片裡,以降低書本的厚度。